新聞搜索
點擊排行
- ...易靈思® 宣布推出 Trion® Titanium FPGA 系列
- ...半導體工程師春節如何向親戚描述工作
- ...AWS和Arm展現生產級的云端電子設計自動化
- ...傳感器投融資必須有,但是難度不小
- ...人工智能應用才剛剛開始,尚無邊界可言
- ...物聯網新戰略加速新興細分市場和應用領域增長
- ...Efinix® 全力驅動AI邊緣計算,成功推出Trion™ T20 FPGA樣品, 同時將產品擴展到二十萬邏輯單元的T200 FPGA
- ...易靈思® 宣布擴充高性能 鈦金系列™ FPGA 產品 鈦金系列產品擴充至包含 1M 邏輯單元的 FPGA
- ...支持先進應用,運放推陳出新
- ...意法半導體解讀8位MCU市場,積極加大投資承諾提供超值產品
◎ 相關新聞列表
·安捷倫科技推出業界首款支持1xEV-DO eHRPD協議堆棧的綜合測試儀 (2009/8/17 11:03:09)
安捷倫科技公司(NYSE:A)日前宣布推出Agilent 8960無線通信測試儀。該測試儀支持1xEV-DO增強型高速分組數據(eHRPD)標準,并可運行Agilent E6706C實驗室應用軟件。這款業界首創的綜合測試解決方案將會幫助工程師測試和驗證較新eHRPD設計與現有1xEV-DO設計和未來...
安捷倫科技公司(NYSE:A)日前宣布推出Agilent 8960無線通信測試儀。該測試儀支持1xEV-DO增強型高速分組數據(eHRPD)標準,并可運行Agilent E6706C實驗室應用軟件。這款業界首創的綜合測試解決方案將會幫助工程師測試和驗證較新eHRPD設計與現有1xEV-DO設計和未來...
·得可提升DirEKt Coat技術高度 (2009/8/13 14:19:20)
預見到未來對大批量晶圓粘合劑和涂層應用的需求,得可已三倍增強其獲獎DirEKt Coat 技術的工藝能力。DirEKt Coat晶圓涂層工藝達到Cp>2@+/- 12.5μm和7微米的總厚度差 (TTV),有效地滿足了薄晶圓產品目前和未來的需求。 具有涂敷25微米厚的涂層至150微米薄的晶圓...
預見到未來對大批量晶圓粘合劑和涂層應用的需求,得可已三倍增強其獲獎DirEKt Coat 技術的工藝能力。DirEKt Coat晶圓涂層工藝達到Cp>2@+/- 12.5μm和7微米的總厚度差 (TTV),有效地滿足了薄晶圓產品目前和未來的需求。 具有涂敷25微米厚的涂層至150微米薄的晶圓...
·Cadence推出首個TLM驅動式設計與驗證解決方案提升基于RTL流程的開發效率 (2009/8/7 10:11:42)
全球電子設計創新領先企業Cadence設計系統公司(NASDAQ: CDNS)今天推出首個TLM驅動式協同設計與驗證解決方案和方法學,使SoC設計師們可以盡享事務級建模(TLM)的好處。這一Cadence®解決方案包含集成了新式存儲器編譯器并支持C/C++的C-to-Silicon Comp...
全球電子設計創新領先企業Cadence設計系統公司(NASDAQ: CDNS)今天推出首個TLM驅動式協同設計與驗證解決方案和方法學,使SoC設計師們可以盡享事務級建模(TLM)的好處。這一Cadence®解決方案包含集成了新式存儲器編譯器并支持C/C++的C-to-Silicon Comp...
·Cadence公司針對臺積電公司設計參考流程10.0版推出支持28納米工藝節點的設計解決方案 (2009/8/5 9:09:47)
全球電子設計創新領導廠商Cadence公司今天宣布,Cadence® Encounter®數字實現系統(Encounter Digital Implementation System)解決方案,包括設計收斂、低功耗、可制造性設計、混合信號與簽收技術,以及系統級封裝設計技術,已經融入臺...
全球電子設計創新領導廠商Cadence公司今天宣布,Cadence® Encounter®數字實現系統(Encounter Digital Implementation System)解決方案,包括設計收斂、低功耗、可制造性設計、混合信號與簽收技術,以及系統級封裝設計技術,已經融入臺...
·通過Cadence基于模型的物理和電氣DFM解決方案,飛思卡爾公司縮短了設計周期并實現了卓越的硅片可預見性 (2009/7/30 16:19:36)
全球電子設計創新領先企業Cadence設計系統公司(NASDAQ: CDNS)今天宣布,飛思卡爾半導體公司通過使用Cadence的“一次設計成功”預防、分析、實現和簽收解決方案成功實現了45納米網絡設計流片,該解決方案能夠幫助加快量產時間并提高可預見性。這一流程結合了業界領先的、基于模型的可制造性設...
全球電子設計創新領先企業Cadence設計系統公司(NASDAQ: CDNS)今天宣布,飛思卡爾半導體公司通過使用Cadence的“一次設計成功”預防、分析、實現和簽收解決方案成功實現了45納米網絡設計流片,該解決方案能夠幫助加快量產時間并提高可預見性。這一流程結合了業界領先的、基于模型的可制造性設...
·企業用盜版測試儀器軟件得不償失 (2009/7/30 8:06:30)
作為不可或缺的工具,電子測試儀器在電子、通訊行業的發展中起到了巨大的作用,其中相關測試軟件的作用也越來越重要。然而,隨著市場需求的增加,特別是通訊市場的高速發展,出現了許多儀器相關軟件產品的盜版現象。也許不少用戶還沒有意識到,使用“盜版”儀器,給使用者帶來的危害比一般軟件盜版更為嚴重。 測試儀器是...
作為不可或缺的工具,電子測試儀器在電子、通訊行業的發展中起到了巨大的作用,其中相關測試軟件的作用也越來越重要。然而,隨著市場需求的增加,特別是通訊市場的高速發展,出現了許多儀器相關軟件產品的盜版現象。也許不少用戶還沒有意識到,使用“盜版”儀器,給使用者帶來的危害比一般軟件盜版更為嚴重。 測試儀器是...
·大連海事大學與安捷倫科技“天線與射頻電路仿真聯合實驗室”正式成立 (2009/7/29 8:36:25)
安捷倫科技公司(NYSE:A)日前宣布,在信息科學技術學院會議室舉行了大連海事大學—安捷倫“天線與射頻電路仿真聯合實驗室”揭牌儀式。大連海事大學副校長劉正江教授、信息科學技術院長張淑芳教授、信息科學技術副院長王國峰教授、聯合實驗室常務副主任房少軍教授、安捷倫EEsof亞太地區總經理Kim Don...
安捷倫科技公司(NYSE:A)日前宣布,在信息科學技術學院會議室舉行了大連海事大學—安捷倫“天線與射頻電路仿真聯合實驗室”揭牌儀式。大連海事大學副校長劉正江教授、信息科學技術院長張淑芳教授、信息科學技術副院長王國峰教授、聯合實驗室常務副主任房少軍教授、安捷倫EEsof亞太地區總經理Kim Don...
·芯原使用Cadence InCyte Chip Estimator準時地并以更低的成本交付芯片設計 (2009/7/29 8:29:37)
全球電子設計創新領先企業Cadence設計系統公司(NASDAQ: CDNS)今天宣布,中國的硅產品解決方案公司芯原已采用Cadence InCyte Chip Estimator,幫助在設計過程的更早階段預測面積、時序、功耗和成本要求,使設計團隊可以做出較佳決策并加速其客戶的產品上市時間,同時降低...
全球電子設計創新領先企業Cadence設計系統公司(NASDAQ: CDNS)今天宣布,中國的硅產品解決方案公司芯原已采用Cadence InCyte Chip Estimator,幫助在設計過程的更早階段預測面積、時序、功耗和成本要求,使設計團隊可以做出較佳決策并加速其客戶的產品上市時間,同時降低...
·臺積電推出設計參考流程10.0版 支持28納米工藝 (2009/7/24 9:18:46)
臺灣積體電路制造股份有限公司22日推出其較新版本的設計參考流程10.0版,能夠進一步降低芯片設計門檻、提升芯片設計精確度、并提高生產良率。此設計參考流程10.0版系臺積公司開放創新平臺(Open Innovation Platform)的主要構成要素之一,并能延續其實現更先進設計方法的傳統,解決28...
臺灣積體電路制造股份有限公司22日推出其較新版本的設計參考流程10.0版,能夠進一步降低芯片設計門檻、提升芯片設計精確度、并提高生產良率。此設計參考流程10.0版系臺積公司開放創新平臺(Open Innovation Platform)的主要構成要素之一,并能延續其實現更先進設計方法的傳統,解決28...
·安捷倫科技E5071C ENA 網絡分析儀新增 6.5 GHz 和 14 GHz 頻率選件 (2009/7/23 13:49:03)
安捷倫科技公司(NYSE:A)日前宣布為E5071C ENA網絡分析儀添加6.5 GHz和14 GHz選件。這些選件進一步擴展了E5071...
安捷倫科技公司(NYSE:A)日前宣布為E5071C ENA網絡分析儀添加6.5 GHz和14 GHz選件。這些選件進一步擴展了E5071...
關于我們 | 聯系我們 | 本站動態 | 廣告服務 | 歡迎投稿 | 友情鏈接 | 法律聲明
Copyright (c) 2008-2025 01ea.com.All rights reserved.
電子應用網 京ICP備12009123號-2 京公網安備110105003345號