Synopsys推出全新IP子系統以加速物聯網設備中的數據融合處理
智能數據融合IP子系統DesignWare Smart Data Fusion IP Subsystem集成了較新的ARC EM DSP處理器、外設和軟件,以提升信號處理性能并降低能耗
亮點:
· 集成化的、預先驗證過的IP子系統包括可支持高效DSP性能的較新低功耗DesignWare
ARC EM9D和EM11D處理器
· 通過在處理器處于休眠模式時實現數據傳輸,內置的微型DMA控制器提供了4倍速的訪問時間和更低的系統級能耗
· 和分立解決方案相比,緊密耦合的存儲器、外設和硬件加速器將功耗降低高達85%
· 軟件驅動程序和一個品種豐富的DSP函數庫加快了應用軟件開發,DSP函數庫包括快速傅里葉變換(Fast Fourier
Transform,FFT)、離散余弦變換(Discrete Cosine Transform,DCT)、有限脈沖響應(Finite
Impulse Response,FIR)濾波器和無限脈沖響應(Infinite
Impulse Response,IIR)濾波器等函數
· 全新的IP產品擴展了Synopsys專為物聯網應用而優化的“Smart”子系統系列
新思科技(Synopsys, Inc.,納斯達克股票市場代碼:SNPS)日前宣布:推出全新的智能數據融合IP子系統DesignWare®Smart
Data Fusion IP Subsystem,這是一款集成化的、預先驗證過的硬件和軟件IP產品,專門針對高效DSP性能和超低能耗進行了優化。這種Smart Data
Fusion IP Subsystem提供了可選的DesignWare ARC® EM DSP處理器,包括較新的、支持XY存儲器的EM9D和EM11D內核,從而提升信號處理性能。內置的一個微型DMA控制器實現了系統級能耗的較小化,它支持處理器在處于幾種可編程的休眠模式之一時仍進行數據傳輸。集成的外設、存儲器、硬件加速器和軟件DSP函數為物聯網應用中的常規處理任務提供所需的執行效率,這些任務包括持續運行的傳感器融合、語音和圖像檢測以及音頻回放等等。
“物聯網邊界設備越來越需要將低功耗感知能力與高性能處理結合在一起,”瑞薩電子株式會社核心技術事業部副總裁Tadaaki
Yamauchi表示。“通過我們合作的示范平臺,利用先進的40nm嵌入式閃存技術,瑞薩和Synopsys展示了設計人員如何能夠利用互補技術,如Synopsys的DesignWare
Smart Data Fusion IP Subsystem,以及瑞薩的創新性的、高速嵌入式閃存控制器IP,來在較短的時間內開發高性能且成本優化的物聯網子系統。”
該DesignWare Smart Data Fusion IP的設計目的在于,以較低功耗處理來自大量數字和模擬傳感器的數據,卸載主處理器的工作負擔,以及對傳感器數據實現更高效的處理。這種完全可配置的IP子系統包括一個ARC EM5D、EM7D、EM9D或EM11D處理器。該系列低功耗內核結合了RISC和DSP處理,并包括對XY存儲器組的支持以實現一種持續的吞吐量,即每個時鐘周期處理一個32x32 MAC操作(或兩個16x16 MAC操作)。額外的信號處理帶寬已經過優化,以管理先進的傳感器融合算法所需要的大量數據處理,并提升了包括MP3、SBC、OPUS和AAC LC在內的一系列音頻格式的處理效率。例如,在40nm低功耗工藝中,通過ARC處理器來執行諸如藍牙低復雜度子帶編碼(SBC)等編解碼任務時,需要的功耗低于40微瓦,同時頻率比競爭性處理器產品低25%以上。
該子系統的內置微型DMA控制器在處理器處于休眠狀態時,仍支持存儲器和外設的訪問,它與傳統的、基于總線的DMA實現方式相比,提供了快4倍的訪問時間。此外,子系統包含高度優化的I/O外設,包括多個SPI、I2C和模擬數字轉換器接口,進一步減少了門的數量并降低了能耗,同時減少了工程工作量。
為了簡化軟件開發,該子系統包括各種軟件驅動程序和一個由現成可用的DSP函數組成的、品種豐富的函數庫,包括支持濾波、相關器、矩陣/向量、抽取/內插以及其他復雜的數學運算等。通過使用原生的DSP處理器指令和緊密耦合的硬件加速器,設計人員可以用硬件的方式實現這些專門面向傳感器的DSP函數,從而提升性能效率并降低功耗。該子系統可由商用軟件來支持,這些軟件覆蓋了一系列物聯網功能特性,包括語音識別、語音控制、動作感知以及音頻后處理和回放。此外,Synopsys的開放軟件平臺embARC Open
Software Platform支持軟件開發人員在線獲得一整套免費且開源的軟件,從而加速子系統的代碼開發。
“先進的傳感器融合應用要求高集成度以及較低的功耗和較小的面積,”Synopsys IP和原型營銷副總裁John Koeter說道。“全新的DesignWare
Smart Data Fusion IP Subsystem為設計人員提供了一種預先驗證過的硬件/軟件解決方案;該解決方案為設計人員提供了管理特別任務時所需的DSP功能,同時還能滿足系統功耗預算,這些任務例如處理傳感器信息、識別聲音和音頻回放等。通過提供一個完整的、預先集成好的IP子系統,我們使設計人員能夠快速地將這一關鍵功能整合到他們的物聯網設備中,同時顯著地降低風險并減少工作量。”
供貨
DesignWare Smart Data Fusion IP Subsystem智能數據融合IP子系統于2016年2月開始供貨。更多關于智能數據融合IP子系統的信息,請訪問:https://www.synopsys.com/dw/ipdir.php?ds=smart-data-fusion-subsystem
關于DesignWare IP
新思科技(Synopsys)是一家為系統級芯片設計提供高質量的、經硅驗證的IP解決方案的領先提供商,其豐富的DesignWare
IP產品組合包括各種邏輯庫、嵌入式存儲器、嵌入式測試、模擬IP、有線和無線接口IP、安全IP、嵌入式處理器和子系統。為了加速原型設計、軟件開發以及在系統級芯片中集成IP,Synopsys的IPAccelerated計劃提供IP原型設計套件、IP軟件開發套件以及IP子系統。Synopsys在IP質量、全面的技術支持以及強健的IP開發方法學方面大量投資,使設計人員能夠降低集成風險,同時縮短上市時間。更多有關DesignWare IP的信息,請訪問:http://www.synopsys.com/designware。
關于Synopsys
新思科技(Synopsys,
Inc.,納斯達克股票市場代碼:SNPS)是各家創新公司在從芯片(Silicon)到軟件(Software™)等多個領域內的合作伙伴,這些公司開發了我們每天所依賴的電子產品和軟件應用。作為世界第16大軟件公司,Synopsys長期以來一直是電子設計自動化(EDA)和半導體IP領域內的全球領導者,其在軟件質量和安全解決方案領域的領導力也正在提升。無論您是創造先進半導體產品的SoC設計人員,還是編寫需要較高質量和安全性的應用軟件開發人員,Synopsys都有開發各種創新的、高質量的和安全的產品而需要的解決方案。更多信息,請訪問www.synopsys.com。
相關閱讀:
- ...2018/01/24 17:29·Arteris IP和Synopsys促進神經網絡 和異構多核系統級芯片的優化
- ...2016/08/03 10:42·面向英飛凌新一代TriCore架構的Synopsys全新模型 可加快早期汽車軟件開發和測試
- ...2016/06/03 08:45·愛普生和美高森美合作提供IEEE 1588-2008和SyncE合規網絡 同步解決方案,用于快速擴展的分組網絡基礎設施
- ...2016/02/01 21:04·Synopsys的Platform Architect MCO提供業界首套支持IEEE 1801-2015 UPF 3.0的功耗感知架構分析工具
- ...2016/01/28 11:07·Synopsys推出SiliconSmart ADV單元庫特性表征解決方案
- ...2015/11/24 13:50·超低抖動時鐘分配解決方案 整合了 EZSync 多芯片同步
- ...· Efinix® 全力驅動AI邊緣計算,成功推出Trion™ T20 FPGA樣品, 同時將產品擴展到二十萬邏輯單元的T200 FPGA
- ...· 英飛凌亮相進博會,引領智慧新生活
- ...· 三電產品開發及測試研討會北汽新能源專場成功舉行
- ...· Manz亞智科技跨入半導體領域 為面板級扇出型封裝提供化學濕制程、涂布及激光應用等生產設備解決方案
- ...· 中電瑞華BITRODE動力電池測試系統順利交付北汽新能源
- ...· 中電瑞華FTF系列電池測試系統中標北京新能源汽車股份有限公司
- ...· 中電瑞華大功率高壓能源反饋式負載系統成功交付中電熊貓
- ...· 中電瑞華國際在電動汽車及關鍵部件測評研討會上演繹先進測評技術