亚洲精品影院一区二区-亚洲精品永久一区-亚洲精品中文一区不卡-亚洲精品中文字幕久久久久久-国产亚洲精品aaa大片-国产亚洲精品成人a在线

您好,歡迎光臨電子應(yīng)用網(wǎng)![登錄] [免費注冊] 返回首頁 | | 網(wǎng)站地圖 | 反饋 | 收藏
在應(yīng)用中實踐
在實踐中成長
  • 應(yīng)用
  • 專題
  • 產(chǎn)品
  • 新聞
  • 展會
  • 活動
  • 招聘
當(dāng)前位置:電子應(yīng)用網(wǎng) > 新聞中心 > 正文

新思科技發(fā)布業(yè)界第一款集成化混合原型驗證解決方案

2012年06月09日14:58:52 本網(wǎng)站 我要評論(2)字號:T | T | T
關(guān)鍵字:半導(dǎo)體 

全球領(lǐng)先的電子器件和系統(tǒng)設(shè)計、驗證和制造軟件及知識產(chǎn)權(quán)(IP)供應(yīng)商新思科技公司(Synopsys, Inc. 納斯達克股票市場代碼:SNPS)日前宣布了一種集成化混合原型驗證解決方案,它將SynopsysVirtualizer虛擬原型驗證Synopsys基于FPGAHAPS原型驗證結(jié)合在一起,以加速系統(tǒng)級芯片(SoC)硬件和軟件的開發(fā)。通過對新設(shè)計的功能使用Virtualizer虛擬原型技術(shù)和對重用邏輯使用基于FPGAHAPS原型技術(shù),設(shè)計師能夠?qū)⒃O(shè)計周期中軟件開發(fā)的起始時間提前多達12個月。此外,Synopsys的混合原型設(shè)計解決方案可確保設(shè)計師加速對硬件/軟件的集成及系統(tǒng)驗證,顯著縮短了整體的產(chǎn)品設(shè)計周期。憑借ARM Cortex處理器的高性能模型、基于ARM AMBA協(xié)議的事務(wù)處理器以及DesignWare IP,開發(fā)者可為了較貼近他們的設(shè)計需求,而方便地將其基于ARM處理器的設(shè)計進行分割分別進入到虛擬的和基于FPGA的原型中。

 

目前,設(shè)計師在構(gòu)建SoC原型時使用兩種相對獨立的方法:基于事務(wù)級模型(TLM)的虛擬原型驗證和基于FPGA的原型驗證。虛擬原型驗證通過執(zhí)行快速TLM完美地適用于在沒有RTL時加快的軟件開發(fā),并提供了更高效的糾錯和腳本分析;FPGA的原型設(shè)計可提供周期精準(zhǔn)和高性能的執(zhí)行,以及直接真實接口連接。Synopsys的混合原型設(shè)計解決方案將Virtualizer虛擬原型和HAPS基于FPGA原型兩者的優(yōu)勢精心調(diào)和在一起,以使軟件開發(fā)和系統(tǒng)集成能在項目周期中更快完成。

 

 “不斷增加的復(fù)雜性與軟件內(nèi)容與多核SoC關(guān)聯(lián)在了一起,意味著系統(tǒng)工程師和軟件開發(fā)者不能夠等待硬件就位才開始他們的工作,因此他們越來越多地使用其芯片和系統(tǒng)的原型,”研究公司VDC Research的嵌入式軟件及硬件副總裁 Chris Rommel說道!Synopsys‘混合’方法解決了單一SoC原型驗證方法的許多限制,它使開發(fā)者可以隨意地將RTL之前的事務(wù)級模型與已經(jīng)存在或正在開發(fā)的RTL混合在一起,為設(shè)計團隊的硬件及軟件開發(fā)帶來大幅度的提前!

 

Synopsys的混合原型驗證解決方案增強了軟件棧驗證,這是因為通過使用Virtualizer虛擬原型可帶來非常高的處理器執(zhí)行速度。它通過模擬PHY或測試設(shè)備直接連接到真實世界,該I/O模型接口疊加在基于FPGAHAPS上。此外,設(shè)計師把已有的RTL IP用在基于FPGA的原型和把新功能用在SystemC事務(wù)級模型中,這樣的方法在項目開發(fā)中可以更快地執(zhí)行和更早地實現(xiàn)。

 

  Synopsys的高性能HAPS通用多資源總線(UMRBus)物理連接,可高效地在虛擬和基于FPGA原型驗證兩種環(huán)境之間傳輸數(shù)據(jù)。預(yù)先驗證的、基于HAPS的事務(wù)處理器可支持ARM AMBA 2.0 AHB™/APB™、AXI3™AXI-4™AXI4-Lite™互聯(lián),它為設(shè)計師在虛擬或基于FPGA的原型驗證環(huán)境之間分割SoC設(shè)計提供了很大的靈活性,分割可在AMBA 互聯(lián)的通常的模塊級邊界進行。與傳統(tǒng)基于FPGA原型設(shè)計相比,使用混合原型中的基于Virtualizer環(huán)境的軟件糾錯能力,用戶對正在開發(fā)的軟件的寄存器和存儲器文件擁有更大的可見度和控制能力。

 

 混合原型方案給設(shè)計團隊提供了硬件和軟件兩種原型設(shè)計方法必須提供的較佳優(yōu)勢,”Synopsys公司IP和系統(tǒng)市場營銷副總裁John Koeter說道!皩Virtualizer虛擬原型技術(shù)的優(yōu)勢與HAPS基于FPGA原型技術(shù)的優(yōu)勢通過UMRBus物理聯(lián)接整合在一起,Synopsys可使設(shè)計師更快地、在設(shè)計周期中更早地開發(fā)出完全可運行的SoC原型,并加速了軟件開發(fā)和對整個系統(tǒng)的驗證!

 

供貨

這種混合原型驗證解決方案現(xiàn)已可向早期采用者供貨。

 

DAC 2012將演示混合原型方案

Synopsys已在DAC 2012 #1130展位上演示集成化混合原型驗證解決方案。DAC201263-7日在美國加利福尼亞州舊金山市舉行。關(guān)于Synopsys參加 DAC 2012的更多信息,請登錄www.synopsys.com/dac。

 

關(guān)于Synopsys

新思科技公司(Synopsys, Inc., NasdaqSNPS)是全球電子設(shè)計自動化(EDA)行業(yè)的領(lǐng)導(dǎo)者,為全球電子市場提供用于半導(dǎo)體設(shè)計、驗證和制造的軟件、知識產(chǎn)權(quán)(IP)和服務(wù)。Synopsys完整的、集成化的產(chǎn)品組合將其實施、驗證、IP、制造和現(xiàn)場可編程門陣列(FPGA)等方案集于一體,幫助設(shè)計師和制造商解決了當(dāng)前面對的各種關(guān)鍵挑戰(zhàn),如功率消耗、良率管理、系統(tǒng)到芯片(system-to-silicon)驗證以及開發(fā)周期等。這些技術(shù)領(lǐng)先的解決方案可幫助Synopsys的客戶建立競爭優(yōu)勢,既可以將較好的產(chǎn)品快速地帶入市場,同時降低成本和進度風(fēng)險。Synopsys的總部位于加利福尼亞州的山景城(Mountain View),并且在北美、歐洲、日本、亞洲和印度設(shè)有大約70家辦公室。如需獲得更多信息,請登陸http://www.synopsys.com。

 

網(wǎng)友評論:已有2條評論 點擊查看
登錄 (請登錄發(fā)言,并遵守相關(guān)規(guī)定)
如果您對新聞頻道有任何意見或建議,請到交流平臺反饋。【反饋意見】
關(guān)于我們 | 聯(lián)系我們 | 本站動態(tài) | 廣告服務(wù) | 歡迎投稿 | 友情鏈接 | 法律聲明
Copyright (c) 2008-2025 01ea.com.All rights reserved.
電子應(yīng)用網(wǎng) 京ICP備12009123號-2 京公網(wǎng)安備110105003345號