亚洲精品影院一区二区-亚洲精品永久一区-亚洲精品中文一区不卡-亚洲精品中文字幕久久久久久-国产亚洲精品aaa大片-国产亚洲精品成人a在线

您好,歡迎光臨電子應用網![登錄] [免費注冊] 返回首頁 | | 網站地圖 | 反饋 | 收藏
在應用中實踐
在實踐中成長
  • 應用
  • 專題
  • 產品
  • 新聞
  • 展會
  • 活動
  • 招聘
當前位置:中國電子應用網 > 技術應用 > 正文

積極部署3G/LTE 頻推高性能方案

2009年05月25日17:09:02 本網站 我要評論(2)字號:T | T | T
關鍵字:3G 應用 通信 數字 

DSP、FPGA和射頻器件廠商提供更高性能、更低功耗的器件和方案,以滿足新通信標準提出的更高要求,并降低運營商的資本性支出和營運成本。

3G與LTE(長期演進)基站對DSP/FPGA(數字信號處理器/現場可編程門陣列)以及射頻產品在性能上提出了許多新的要求。芯片企業針對這些新需求也提出了新的開發理念,并推出了許多新的解決方案。

多核DSP:內核數量/性能/功耗間達到平衡

多核DSP已經在基站中獲得了廣泛的應用。飛思卡爾網絡部亞太區業務拓展總監曲大健先生介紹說,3G和LTE通信基站對多核DSP有幾個主要的衡量指標:一是DSP核的處理能力要非常強,以滿足數據處理的需求。二是DSP要有適量的周邊接口并具備較快的接口速率,滿足MIMO(多輸入/多輸出)的需求。三是DSP中多核之間要有高速連接,這樣不會造成數據傳輸和輸入的瓶頸。四是基帶加速器要有高速的數據吞吐量,以高效完成對特定算法的處理。

他表示,目前,在多核DSP產品架構上呈現這樣幾種發展方向:一方面,一些企業在市場上提供3核DSP產品,未來將提供4核DSP產品。這類多核DSP產品,核的數目比較少,每個核的處理能力相對較強,但其總體處理能力還是受到一定的限制。另一方面,一些企業提供64核、128核的多核DSP產品。這類多核產品,每個處理核架構較為簡單,處理能力也比較弱。由于集成了較多的處理核,這類DSP的芯片面積會比較大。而飛思卡爾較新推出的6核DSP產品MSC8156,在上述兩類多核DSP產品中做了平衡。該產品核的數目不是較少的,而且每個核的處理能力保持在一個比較強的水平上,因此可以達到較強的總體處理能力,同時還保持了較小水平的芯片面積。

德州儀器DSP業務開發經理郝曉鵬則認為,在3G和LTE基站部署中,選擇多核DSP時要注意幾個因素:首先,總體擁有成本要低。借助硬件加速器,設備制造商不需要DSP核便能實現信道解碼以及WCDMA和TD-SCDMA中的Rake處理。而且,基帶處理器外部不需要再添加加速器,這樣就降低了功耗,減少了外部組件數,并降低了熱設計的復雜度。其次,全球眾多的運營商對功效和綠色基站收發臺(BTS)提出了越來越高的要求。因此,器件需要大幅降低功耗。再次,多核DSP在內核數量、加速器和內部存儲架構間的良好平衡將會實現較佳的通道密度,而且還能使系統的升級過程變得十分便捷。總的來看,考慮到某些計算密集型因素,德州儀器在用于基帶處理的DSP系統級芯片中集成了硬件加速器,這樣,該解決方案就可以實現低成本和低功耗的目標。

FPGA:新器件滿足高性能應用

在基帶處理單元中,FPGA的功能包括系統互聯構成和協同處理功能。在MIMO、Turbo碼的處理上面,FPGA能夠提供更快的硬件加速功能。另外,用戶無論選擇自己開發還是購買現成的方案,都可以通過FPGA平臺高效完成商用目標。而且,由于FPGA具有可編程能力,它可以非常靈活地完成演進標準所規定的任務和目標。

支持下一代通信標準的基站對FPGA的處理能力提出了更高的要求,包括更高的接口速率,更高的數據吞吐率以及更低的功耗。

Altera方案的優勢在于其產品的技術領導力。例如,基于40nm的StratixRIV和ArriaRIIGX器件系列可以滿足下一代標準提出的高要求。StratixRIV是基帶處理單元的理想選擇。StratixRIV中已經量產的EP4SGX230包含了23萬個邏輯單元、1288個18×18DSP乘法器、14Mb嵌入式存儲器以及48個基于CDR(時鐘數據恢復)的全雙工收發器,收發器速率達到8.5Gbps。而Altera的HardCopyRASIC(專用集成電路)器件提供從FPGA到ASIC的無縫移植,可以幫助設備廠商降低成本。ArriaRIIGX是RRU(射頻遠程模塊)的理想選擇,因為ArriaRIIGX在低功耗和低成本基礎上實現了高性能。例如,ArriaRIIGX中的2AGX260包含了26萬個邏輯單元、736個18×18DSP乘法器以及16個收發器,收發器速率達到3.75Gbps。此外,這些40nm的FPGA可以實現一部分采用高級編程語言編寫的算法,比如NiosRII32位嵌入式RISC(精簡指令集)軟核可以在DPD(數字預失真)應用中靈活地實現C程序算法。

RF:提高載波頻率范圍和調制帶寬

ADI公司射頻網絡通信部業務拓展經理JustinLittlefield表示,在過去幾個季度中,各種各樣的因素影響著RF(射頻)技術的演進。其中,主要因素包括更寬的載波頻率范圍以及更高的調制帶寬。從RF設計的角度來看,這些挑戰是為了在更小尺寸、更高能效的無線系統中可以實現更高數據傳輸速率而帶來的必然結果。

而且,在3.5G的技術演進中,在新的頻帶上,每比特傳輸成本要非常低,射頻要支持1.4MHz到20MHz的可變信道帶寬,支持100Mbps/50Mbps的下載/上傳數據速率,并能夠在有效降低手機功耗的情況下采用開放接口網絡架構。

LTE對發射通道提出了一些更高的要求,包括頻譜質量和輻射狀況應當符合現有WCDMA規格的要求,在這方面,EVM(誤差向量幅度)和頻譜質量是關鍵指標;對高動態范圍的多載波設計而言,可以采用16位數字模擬轉換器。為了滿足頻譜質量和高PAROFDM(正交頻分復用)提出的要求,必須選用高線性度前置放大器和功放。與此同時,對于接收通道來講,如果選用中頻轉換架構,那么選擇高中頻(單次轉換)或低中頻(二次轉換)架構各有優劣勢。

ADI在近期推出了14位數字模擬轉換器AD9789。它集成了QAM(數字調制器)編碼器、內插器和數字上變頻器,可為有線基礎設施實現2.4GHz的采樣率,支持多標準的基站基礎設施。而另一款產品2.4GHzAD9739,采用了與AD9789相同的DAC(數模轉換器)內核,具備業內較高的可用輸入帶寬。這兩個器件在基帶模式下都具備實現奈奎斯特頻率的多載波能力,并通過混頻功能產生處于第二和第三奈奎斯特區域的RF信號。這個特性允許設計工程師去除混頻級,減少了RF元器件的數量并降低了設計的復雜性。與此同時,ADI還推出了ADRF6750調制器。它在一個8mm×8mmLFCSP(引腳架構芯片級封裝)內集成模擬I/Q正交調制器、小數N分頻PLL(鎖相環)合成器、VCO(壓控振蕩器)和數字控制RF衰減器,節省了空間,降低了成本和設計復雜度。

相關閱讀:

    沒有相關新聞...
網友評論:已有2條評論 點擊查看
登錄 (請登錄發言,并遵守相關規定)
如果您對新聞頻道有任何意見或建議,請到交流平臺反饋。【反饋意見】
關于我們 | 聯系我們 | 本站動態 | 廣告服務 | 歡迎投稿 | 友情鏈接 | 法律聲明
Copyright (c) 2008-2025 01ea.com.All rights reserved.
電子應用網 京ICP備12009123號-2 京公網安備110105003345號