亚洲精品影院一区二区-亚洲精品永久一区-亚洲精品中文一区不卡-亚洲精品中文字幕久久久久久-国产亚洲精品aaa大片-国产亚洲精品成人a在线

您好,歡迎光臨電子應用網![登錄] [免費注冊] 返回首頁 | | 網站地圖 | 反饋 | 收藏
在應用中實踐
在實踐中成長
  • 應用
  • 專題
  • 產品
  • 新聞
  • 展會
  • 活動
  • 招聘
當前位置:中國電子應用網 > 技術應用 > 正文

POL 電源設計技術和參考設計

2011年06月08日15:33:29 本網站 我要評論(2)字號:T | T | T
關鍵字:應用 電源 數字 

作者:Rich Nowakowski,德州儀器 (TI) DC/DC 轉換器產品營銷經理

處理器技術的發展


由于更高的集成度、更快的處理器運行速度以及更小的特征尺寸,內核及 I/O 電壓的負載點 (POL) 處理器電源設計變得越來越具挑戰性。處理器技術的發展必須要和 POL 電源設計技術相匹配。5 年或 10 年以前使用的電源管理解決方案,對于當今的高性能處理器而言,可能已不再那么行之有效了。因此,當我們為 TI 的 DaVinci? 數字信號處理器 (DSP) 進行 POL 電源解決方案設計時,對基本電源技術的充分了解可以幫助我們克服許多設計困難。本文將對一系列適用于該 DaVinci 處理器的電源去耦、浪涌電流、穩壓精度和排序技術進行討論。我們將以使用了 TI 電源管理產品的一個電源管理參考設計為例來提供對這些論述的支持。

能量之源——大型旁路去耦電容


處理器所使用的全部電流除了由電源本身提供以外,處理器旁路和一些電源的大型電容也是提供電流的重要來源。當處理器的任務級別 (level of activity) 急劇變化而出現陡峭的負載瞬態時,首先由一些本地旁路電容提供瞬時電流——這種電容通常為小型陶瓷電容,其可以對負載的變化快速響應。隨著處理速度的增加,對于更多能量存儲旁路電容的需求變得更為重要。另一個能量來源是電源的大型電容。為了避免出現穩定性問題,必須注意一定要確保電源的穩定性,并且可以利用添加的旁路電容正確地啟動。因此,我們要保證對電源反饋回路的補償以適應額外的旁路電容。電源評估板 (EVM) 在試驗臺上可能非常有效,但在負載附近添加了許多旁路電容的情況下其性能可能會發生變化。

作為一個經驗法則,我們可以通過盡可能近地在處理器功率引腳處放置多個 0603 或 0402 電容(60 用于內核電壓,而 30 則用于 DM6443 的 I/O 電壓),從而將 DaVinci 電源電壓從系統噪聲中完全去耦。更小型的 0402 電容是較好的選擇,因為其寄生電感較低。較小的電容值(例如:560pF)應該較為接近功率引腳,其距離僅為 1.25cm。其次較為接近功率引腳的是中型旁路電容(例如:220nF)。TI 建議每個電源至少要使用 8 個小型電容和 8 個中型電容,并且應緊挨著 BGA 過孔安裝(占用內部 BGA 空間,或者至少應在外部角落處)。在更遠一點的地方,可以安裝一些較大的大型電容,但也應該盡可能地靠近處理器[1]。

浪涌電流


具有大旁路電容的電源存在啟動問題,因為電源可能無法對旁路電容充電,而其正是啟動期間滿足處理器要求所需要的。因此,在啟動期間,過電流可能會引起電源的關斷,或者電壓可能會暫時地下降(變為非單調狀態)。一個很好的設計實踐是確保電壓在啟動期間不發生壓降、過沖或承受長時間的高壓狀態。為了減少浪涌電流,可以通過增加內核電壓電源的啟動時間,來允許旁路電容緩慢地充電。許多 DC/DC 調節器都具有獨特的可調軟啟動引腳,以延長電壓斜坡時間。如果調節器不具有這種軟啟動引腳,那么我們可以利用一個外部 MOSFET 以及一種 RC 充電方案,來從外部對其進行實施。我們還推薦使用一種帶有電流限制功能的 DC/DC 調節器,來幫助維持一種單調的電壓斜坡。實施一個軟啟動方案有助于滿足 DaVinci 處理器的排序要求。

排序


越來越多的處理器廠商將提供推薦的內核及 I/O 上電排序的時序準則。一旦獲知時序要求,POL 電源設計人員便可選擇一種適當的技術。對一個雙路電源上電和斷電的方法有很多種:順序排序和同時排序是較為常用的兩種方法。

當在內核和 I/O 上電之間要求一個較短的毫秒級時間間隔時,我們就可以任何順序實施順序排序。實施順序排序的一種方法是,只需將一個穩壓器的 PWERGOOD 引腳連接至另一個穩壓器的 ENABLE 引腳即可。當內核和 I/O 電壓差在上電和斷電期間需要被較小化時,就需要使用同時排序。要實施同時排序,內核和 I/O 電壓應彼此緊密地跟蹤,直到達到較低的理想電壓電平。在這一點上,較低的內核電壓達到了其設定值要求,而較高的 I/O 電壓將可以繼續上升至其設定值[2]。

在自升壓模式中,DaVinci 處理器要求對 CVDD 和 CVDDDSP 內核電源進行同時排序。在主機升壓模式中,CVDD 必須斜坡上升,并在 CVDDSP 開始斜坡上升以前達到其設置值 (1.2V)。作為一個較大值,CVDDDSP 電源必須在關閉(開啟)“始終開啟”和 DSP 域之間的短路開關以前上電。我們可以以任何順序啟動 I/O 電源(DVDD18、DVDDR2 和 DVDD33),但是必須在 CVDD 電源 100ms 的同時達到其設定值[3]。

穩壓精度


電源系統的電壓容差有幾個影響因素。電壓基準精度就是較為重要的一個影響因素,我們可以在電源管理器件的產品說明書中找到其規范。新型穩壓器要求達到 ±1% 的精度或更高的溫度基準精度。一些成本較低的穩壓器可能會要求 ±2% 或 ±3% 的基準電壓精度。請在產品說明書中查看穩壓器廠商的相關規范,以確保穩壓精度可以滿足處理器的要求。另一個影響穩壓精度的因素是穩壓器外部反饋電阻的容差。

在要求精確容差值的情況下,我們推薦使用 ±1% 的容差電阻。另外,在將這種電阻用于編程輸出電壓時,其將會提供額外 ±0.5% 的精度。具體的計算公式如下:

第三個影響因素是輸出紋波電壓。一個卓越的設計實踐是針對低于 1% 輸出電壓的峰至峰輸出電壓進行設計,其可使電源系統的電壓精度提高 ±0.5%。假設為 ±2% 基準精度,那么這三個影響因素加在一起則為 ±3% 的電源系統精度。

DaVinci CVDD 電源要求一個可帶來 ±4.2% 精度的 50mV 容差的 1.2V 典型內核電源。3.3V DVDD 電源具有一個可帶來 ±4.5% 精度的 150mV 的容差,而 1.8V DVDD 電源則具有一個可帶來 ±5% 精度的 90mV 的容差。使穩壓器靠近負載來減少路由損耗是非常重要的。需要注意的是,如果電源具有 3% 的容差,且處理器內核電壓要求具有 4.2% 容差的情況下,我們就必須要對去耦網絡進行設計,以能夠適應 1.2V 電壓軌[4] 的 1.2% 精度或14mV 容差。

歷史經驗數據顯示,內核電壓隨著處理技術的發展而不斷降低。對內核電壓稍作改變,便可提供更高的性能,或節省更多的電量。選擇一個具有可編程輸出電壓和 ±3% 以上輸出電壓容差的穩壓器是一種較好的設計方法。相比從零開始重新設計一種全新的電源,簡單的電阻器變化或引腳重新配置要容易得多。因此,我們要選擇一款可以支持低至 0.9V 或更低輸出電壓的穩壓器,以能夠較大化地重用,并幫助簡化 TI 片上系統 (SoC) 器件未來版本的使用。

參考設計


我們構建了若干個電源管理參考設計,并經過數字音頻/視頻應用的測試。這些應用均使用了 TI 的 TMS320DM6443 和 TMS320DM6446 處理器,其能夠滿足排序、電壓精度和啟動要求。圖 1 顯示了 12V 電源的參考設計,該設計使用了 TPS62111 同步降壓轉換器、TPS62040 同步降壓轉換器以及 TPS73618 低壓降調節器,以分別提供 3.3V、1.2V 和 1.8V 電壓軌。這種參考設計包含了一個簡單的外部 MOSFET、電阻和電容延遲電路,以使 3.3V 電壓軌能夠適應自升壓模式排序方案要求。TPS62040 不但提供了 1.2V 的內核電壓,而且還可滿足引腳 5 軟啟動電容的排序要求。這種解決方案擁有 ±3% 容差,90% 以上的效率。為了能夠適應主機升壓模式排序方案要求,我們可以添加一個類似的 MOSFET、電阻以及電容電路添加至 1.2V 電壓軌。

圖 1軌電壓的電源參考設計

圖 2 顯示了復位電路,該電路使用 TPS3808 和 TPS3803 電源電壓監控器來監控電壓軌的變化情況。請您使用較小值的 TPS3808G01 (U5),來安裝圖中所示的復位電路電源。如果需要超過 3.3V 電壓軌的 1.5A 電流和 1.2V 電壓軌的 1.2A 電流的話,那么 TPS54350 和 TPS54110 SWIFTTM DC/DC 轉換器可能會被分別用于實現 3A 和 1.5A 電流。SWIFT 穩壓器具有基于 DaVinci 技術的數字視頻 EVM 的特點。如欲了解更多使用線性調節器、TPS40K DC/DC 轉換器、TPS62xxx DC/DC 轉換器或多輸出電源管理單元 (PMU) 的 5V 和 12V 輸入電源參考設計,敬請訪問 www.ti.com/dsppower。

總結


一旦充分了解了去耦、排序和容差要求以后,為 DaVinci 處理器設計一款電源解決方案就變得非常簡單明了。在為所有高性能處理器設計電源時,堅持使用上述技術是一個相當不錯的設計實踐。如果還需要其他支持,可從 TI 獲取一些參考設計以加速產品的上市進程。

圖 2軌電壓復位和電壓監控電路

參考文獻


[1] 請參見 TMS320DM6443 產品說明書的第 90 頁 《TMS320DM6443 數字媒體片上系統硅芯片修訂版 1.3、1.2 以及 1.1》(文獻編號:SPRZ282E),網址: http://focus.ti.com/lit/er/sprz240f/sprz240f.pdf。

[2] 請參見應用手冊:1)《利用 TPS54x80 和 TPS54x73 SWIFT DC/DC 轉換器進行排序》(文獻編號:SLVA007),網址:http://focus.ti.com/general/docs/techdocsabstract.tsp?abstractName=slva007;以及 2)《雙路電源電壓 DSP 的電源排序解決方案》(文獻編號:SLVA073A),請登錄 TI 網站http://focus.ti.com/lit/an/slva073a/slva073a.pdf 了解有關排序的更多詳情。

[3]請參見 TMS320DM6443 產品說明書的第 89 頁《TMS320DM6443 數字媒體片上系統硅芯片修訂版 1.3、1.2 以及 1.1》(文獻編號:SPRZ282E),網址: http://focus.ti.com/lit/er/spr

網友評論:已有2條評論 點擊查看
登錄 (請登錄發言,并遵守相關規定)
如果您對新聞頻道有任何意見或建議,請到交流平臺反饋。【反饋意見】
關于我們 | 聯系我們 | 本站動態 | 廣告服務 | 歡迎投稿 | 友情鏈接 | 法律聲明
Copyright (c) 2008-2025 01ea.com.All rights reserved.
電子應用網 京ICP備12009123號-2 京公網安備110105003345號