亚洲精品影院一区二区-亚洲精品永久一区-亚洲精品中文一区不卡-亚洲精品中文字幕久久久久久-国产亚洲精品aaa大片-国产亚洲精品成人a在线

您好,歡迎光臨電子應用網![登錄] [免費注冊] 返回首頁 | | 網站地圖 | 反饋 | 收藏
在應用中實踐
在實踐中成長
  • 應用
  • 專題
  • 產品
  • 新聞
  • 展會
  • 活動
  • 招聘
當前位置:電子應用網 > 新聞中心 > 正文

賽靈思目標設計平臺領域專用設計方法為FPGA應用推波助瀾

2009年05月04日13:32:03 本網站 我要評論(2)字號:T | T | T
關鍵字:應用 通信 數字 

全球可編程邏輯解決方案領導廠商賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))宣布正式推出ISE® 設計套件11.1版本(ISE® Design Suite 11.1)。這一FPGA設計解決方案在業界率先為邏輯、數字信號處理、嵌入式處理以及系統級設計提供了完全可互操作的領域專用設計流程和工具配置。 該新版本為面向多種市場和應用的基于FPGA的片上系統解決方案提供了更簡單、更智能的設計方法。賽靈思公司致力于為設計人員提供目標設計平臺,而ISE 設計套件 11.1版本的推出是一個重要的里程碑。

為更好地滿足當前異常多元化的FPGA應用對先進FPGA設計技術的需求,賽靈思公司此次推出的ISE設計套件創新性地提供了四個針對特定領域而優化的配置版本:邏輯版本(Logic Edition)、DSP版本(DSP Edition)、嵌入式版本(Embedded Edition)和系統版本(System Edition)。 每一版本都提供了完整的FPGA設計流程,并且專門針對特定的用戶群體(工程師)和特定領域的設計方法及設計環境要求進行了優化,從而使設計人員能夠將更多精力集中于創建增值的、具有競爭力的差異化產品和應用。

同時,針對與目標設計平臺一起提供的基礎級FPGA與領域專用工具、技術以及IP組件等, ISE 設計套件 11.1版本還為其提供了新功能以及易于使用的增強特性。 賽靈思公司隨其Virtex®-6 和 Spartan®-6 FPGA系列器件而推出的目標設計平臺為嵌入式、DSP和硬件設計人員提供了范圍廣泛的器件、通用設計流程、IP、開發工具和運行時間平臺。 ISE 設計套件 11.1版本可使基于現有Virtex-5 和 Spartan-3 FPGA的設計開發周期縮短長達50%、平均動態功耗降低10%、開發工具性能提升一倍。同時賽靈思早期試用客戶則可利用基于較新Virtex-6 和 Spartan-6器件的目標設計平臺開始新的設計。

“新的FPGA用戶來自不同的設計領域,他們采用不同的方法來完成設計。 用一種設計流程或設計環境滿足每個設計者的需要已經不再現實。” 賽靈思公司ISE 設計套件高級營銷總監Tom Feist先生說,“我們ISE 11.1正為這種需求而推出。通過為設計人員提供針對其工作的目標設計平臺所需的工具,幫助他們以盡可能快的時間完成從概念到生產的整個流程。 這一特定領域優化的方法為FPGA設計工具的互操作性設立了新的基準。這也是賽靈思公司兩年多時間進行密集研發,并對早期試用客戶進行大量測試的成果。”

“對于幾乎所有希望使用FPGA的設計人員來說,ISE 設計11在全面的設計環境方面提供了非常重大的進步。” Atomic Rules公司首席技術官Shepard Siegel先生說, “根據我們采用ISE 設計套件 11預發布版本完成多項設計所獲得的經驗,我們在設計項目的所有方面都實現了相當大的提高,包括運行時間縮短1/3,資源利用率和Fmax性能提高10%。”

領域優化的設計配置

基于賽靈思在設計輸入、綜合、實施和驗證方面的專有技術,以及與業界領先的第三方綜合和仿真解決方案的集成,ISE 設計套件11.1每個不同版本都提供了一個從前到后的全面設計環境。因此,設計人員可以選擇較適合自己的設計方法的配置和賽靈思目標設計平臺,從而實現更高的生產力,以較快的速度完成設計并獲得較高質量的設計結果。

  • ISE設計套件邏輯版本(ISE Design Suite Logic Edition針對采用賽靈思基礎目標設計平臺(Xilinx Base Targeted Design Platform)、主要關注邏輯和連接功能的設計人員而優化。這一版本包括: ISE Foundation、ISE Simulator、PlanAhead™ 設計和分析工具, ChipScope™ Pro 調試以及串行 I/O工具包、豐富的基礎IP目錄產品以及位流生成/器件編程工具。
  • ISE設計套件DSP版本 (ISE Design Suite DSP Edition) 針對采用賽靈思DSP領域目標設計平臺(Xilinx DSP Domain Targeted Design Platform)、主要面向算法、系統和硬件的設計人員而優化。這一版本包括: System Generator for DSP、AccelDSP™ 綜合工具和DSP專用IP,以及邏輯版本中所包括的所有基礎級FPGA設計工具和技術。
  • ISE設計套件嵌入式版本(ISE Design Suite Embedded Edition針對采用賽靈思嵌入式領域目標設計平臺(Xilinx Embedded Domain Targeted Design Platform)的嵌入式系統設計人員(硬件和軟件設計師)而優化。這一版本包括:帶Platform Studio 設計套件的嵌入式開發套件 (EDK),目前作為獨立產品提供的軟件開發套件(SDK),包括MicroBlaze™軟處理器在內的嵌入式應用專用IP,以及邏輯版本中包括的所有基礎級FPGA設計工具和技術。
  • ISE設計套件系統版本(ISE Design Suite System Edition 針對采用賽靈思連接領域目標設計平臺(Xilinx Connectivity Domain Targeted Design Platform)的系統設計人員而優化。這一版本包括: 邏輯版本、DSP版本和嵌入式版本三個版本中包含的所有工具、技術和IP。

生產力更高,設計速度更快,設計結果更佳

在ISE 設計套件11.1版本中,賽靈思公司還改善了整個設計流程中不同工具間的通信,實現了所有設計配置間的無縫互操作,并采用了EDA行業標準的FLEXnet許可證管理解決方案來保證突破性的性能、功耗和成本優勢。

嵌入式和DSP設計流程實現了更為緊密的集成,使得在單個系統中實現嵌入式、DSP、IP和專用模塊更為容易。 新的多線程布局布線功能、SmartXplorer 和 ExploreAhead工具支持的分布式處理技術以及第二代SmartGuide™ 技術相結合可以將編程速度和增量修改時的運行速度提高一倍,加快時序收斂過程。設計流程中的每一步都針對每天進行更多次設計反復(more “turns per day”)進行了優化。 同時,ISE設計套件 11.1版本還采用了更先進的功率優化算法,并通過在所有配置的版本中整合全功能PlanAhead 設計和分析軟件提供了無與倫比的設計可視性。 設計師能夠更加高效地評估、分析和優化設計實施結果,從而獲得更高的性能、更高的器件利用率和更佳的設計質量。

          此外,ISE 設計套件 11.1版本的用戶現在還擁有更大的靈活性來定制安裝并監控使用情況。 賽靈思新采用的流動許可證管理方案允許在多個不同地點的多個用戶訪問同一個許可證,這樣能夠以更高的成本效率支持大型或分布式設計機構工作,并幫助降低總體項目成本。 同時,用戶也可以選擇使用結點鎖定的許可證管理方式將軟件使用限定在單臺機器上。

價格和供貨情況

ISE 設計套件 11.1版本支持Virtex-5 和 Spartan-3 FPGA系列的全面的領域專用版本現在即可提供。 對Virtex-6 和 Spartan-6 FPGA的支持通過ISE設計套件 11.1版本的早期試用計劃提供,對Virtex-6 和 Spartan-6 FPGA的全面大規模支持將在ISE 設計套件11.2版本中提供。

ISE設計套件11.1版本結點鎖定許可證的美國零售價起價為:邏輯版本2,995美元、 嵌入式版本3,395美元、DSP版本4,195美元、系統版本 4,595美元。 靈活的流動許可證管理方式目前也可提供。 客戶可從賽靈思網站免費下載 ISE 設計套件11.1 版本的全功能30天評估版本。 有關 ISE 11.1 軟件套件的更多信息,請訪問www.xilinx.com/cn/ISE

關于賽靈思(Xilinx)公司

賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))是可編程邏輯解決方案的全球領導廠商。有關賽靈思公司的更多信息,請訪問公司網站 www.xilinx.com/cn

網友評論:已有2條評論 點擊查看
登錄 (請登錄發言,并遵守相關規定)
如果您對新聞頻道有任何意見或建議,請到交流平臺反饋。【反饋意見】
關于我們 | 聯系我們 | 本站動態 | 廣告服務 | 歡迎投稿 | 友情鏈接 | 法律聲明
Copyright (c) 2008-2025 01ea.com.All rights reserved.
電子應用網 京ICP備12009123號-2 京公網安備110105003345號