亚洲精品影院一区二区-亚洲精品永久一区-亚洲精品中文一区不卡-亚洲精品中文字幕久久久久久-国产亚洲精品aaa大片-国产亚洲精品成人a在线

您好,歡迎光臨電子應(yīng)用網(wǎng)![登錄] [免費(fèi)注冊] 返回首頁 | | 網(wǎng)站地圖 | 反饋 | 收藏
在應(yīng)用中實(shí)踐
在實(shí)踐中成長
  • 應(yīng)用
  • 專題
  • 產(chǎn)品
  • 新聞
  • 展會
  • 活動
  • 招聘
當(dāng)前位置:電子應(yīng)用網(wǎng) > 新聞中心 > 正文

Altera公開20-nm創(chuàng)新技術(shù)

2012年09月06日11:37:08 本網(wǎng)站 我要評論(2)字號:T | T | T

Altera公司(NASDAQ: ALTR)今天公開了在其下一代20-nm產(chǎn)品中規(guī)劃的幾項(xiàng)關(guān)鍵創(chuàng)新技術(shù)。延續(xù)在硅片融合上的承諾,Altera向客戶提供終極系統(tǒng)集成平臺,以結(jié)合FPGA的硬件可編程功能、數(shù)字信號處理器和微處理器的軟件靈活性,以及面向應(yīng)用的硬核知識產(chǎn)權(quán)(IP)的高效。Altera在20 nm的體系結(jié)構(gòu)、軟件和工藝的創(chuàng)新,能支持更強(qiáng)大的混合系統(tǒng)架構(gòu)的開發(fā),帶來性能、帶寬、集成度和功效的新的提升。

Altera的20-nm混合系統(tǒng)架構(gòu)包括40-Gbps收發(fā)器技術(shù)、下一代精度可調(diào)數(shù)字信號處理(DSP)模塊體系結(jié)構(gòu)以提供高達(dá)5 TFLOP(每秒5萬億次浮點(diǎn)運(yùn)算)的IEEE 754標(biāo)準(zhǔn)浮點(diǎn)運(yùn)算性能、異質(zhì)混合3D IC技術(shù)即通過創(chuàng)新的高速互聯(lián)接口來集成FPGA和用戶可定制HardCopy® ASIC,或者集成包括存儲器、第三方ASIC、光接口等在內(nèi)的各種技術(shù)。Altera是業(yè)界唯一能夠在一個器件中集成FPGA和ASIC的公司。

20-nm混合系統(tǒng)架構(gòu)在功耗管理方面繼續(xù)創(chuàng)新,包括自適應(yīng)電壓調(diào)整、可編程功耗技術(shù)、以及工藝技術(shù)優(yōu)化等,使得Altera器件功耗比前一代降低了60%。

異質(zhì)混合20-nm系統(tǒng)的開發(fā)通過全功能高級設(shè)計環(huán)境得以實(shí)現(xiàn),這一設(shè)計環(huán)境包括系統(tǒng)集成工具(Qsys)、基于C的設(shè)計工具(OpenCL™)以及DSP開發(fā)軟件(DSP Builder)。Altera持續(xù)關(guān)注通過增強(qiáng)其開發(fā)工具以在20nm實(shí)現(xiàn)業(yè)界較快的編譯時間,來提高設(shè)計人員的效能。

Altera研發(fā)資深副總裁Bradley Howe評論說:“下一代通信、網(wǎng)絡(luò)、廣播和計算應(yīng)用設(shè)計人員在擴(kuò)展帶寬、提高性能以及降低功耗方面面臨越來越大的需求。我們在20 nm的創(chuàng)新使我們能夠交付非常高效、非常靈活的混合系統(tǒng)架構(gòu),利用20-nm FPGA較新工藝技術(shù)提供高度優(yōu)化的專用電路。其結(jié)果是該器件以較低功耗提供業(yè)界水平較高的IC集成度、性能和帶寬。”

Altera下一代器件采用TSMC的20-nm工藝技術(shù)和業(yè)界較高的系統(tǒng)集成度,并包括硬核ARM®處理器子系統(tǒng)。20-nm 片上系統(tǒng)(SoC) FPGA為客戶提供了從28-nm到20-nm的軟件移植途徑,同時將處理器子系統(tǒng)的性能提高了50%。

 

即將實(shí)現(xiàn)的創(chuàng)新包括:

較高串行帶寬:40-Gbps芯片至芯片和28-Gbps背板收發(fā)器

Altera 20 nm收發(fā)器技術(shù)創(chuàng)新將實(shí)現(xiàn)業(yè)界較大串行帶寬,支持向100G背板和400G系統(tǒng)的發(fā)展。20-nm器件包括驅(qū)動CEI-25G-LR和以太網(wǎng)4x25G背板的28-Gbps收發(fā)器,面向芯片至芯片或者芯片至光模塊連接而設(shè)計的40-Gbps收發(fā)器。Altera在20 nm實(shí)現(xiàn)的收發(fā)器技術(shù)創(chuàng)新成為開發(fā)兼容CEI-56G收發(fā)器的基礎(chǔ),為驅(qū)動下一代400G光網(wǎng)絡(luò)、400G線路卡等提供連接能力。

 

具有高速芯片至芯片接口的異質(zhì)混合3D IC

在20 nm,Altera將引入創(chuàng)新的高速芯片至芯片接口,用于在一個3D封裝中集成多個管芯。采用這一創(chuàng)新接口,Altera能夠交付面向客戶的異質(zhì)混合3D系統(tǒng),該系統(tǒng)可集成FPGA和用戶定制的HardCopy ASIC,或者包括存儲器、第三方ASIC和光接口等各種其他技術(shù)。借助FPGA、HardCopy ASIC或者第三方ASIC的集成,Altera能夠提供10倍于任何28-nm產(chǎn)品系統(tǒng)集成度的單器件解決方案。Altera的異質(zhì)混合3D IC將采用TSMC的的芯片-晶圓-基底 (CoWoS) 集成工藝進(jìn)行制造。利用這些器件,開發(fā)人員可大幅度提高系統(tǒng)集成度和系統(tǒng)性能以突出產(chǎn)品優(yōu)勢,同時還可以降低系統(tǒng)功耗,減小了電路板空間,并降低系統(tǒng)成本。


業(yè)界性能較好的DSP,帶來較高TFLOP/W

Altera在20-nm器件刷新了業(yè)界的TFLOP/W基準(zhǔn)。下一代精度可調(diào)DSP模塊增強(qiáng)技術(shù)實(shí)現(xiàn)了5 TFLOP(每秒5萬億次浮點(diǎn)運(yùn)算)的IEEE 754標(biāo)準(zhǔn)浮點(diǎn)運(yùn)算性能。在此性能水平上,Altera 20-nm器件的每瓦TFLOP要比競爭FPGA高5倍。結(jié)合了較具效能的OpenCL C設(shè)計流程、ARM硬核處理器子系統(tǒng)以及較高的TFLOP/W的硅片效率,Altera的20-nm器件提供了終極異質(zhì)混合計算平臺。

Altera目前正在與客戶溝通20-nm產(chǎn)品,并與客戶共同討論產(chǎn)品的發(fā)展路線。www.altera.com.cn/20nm可提供Altera 20-nm產(chǎn)品的更多信息。位于www.altera.com.cn/20nm_innovations的白皮書則討論了Altera 20-nm的創(chuàng)新技術(shù)。讀者如果需要了解Altera 20-nm產(chǎn)品的更新,或者討論在下一代系統(tǒng)中應(yīng)用Altera解決方案的優(yōu)勢,可以聯(lián)系當(dāng)?shù)氐腁ltera銷售代表。

Altera簡介

Altera®的可編程解決方案幫助系統(tǒng)和半導(dǎo)體公司快速高效地實(shí)現(xiàn)創(chuàng)新,突出產(chǎn)品優(yōu)勢,贏得市場競爭。請?jiān)L問www.altera.com,或者www.altera.com.cn,了解Altera FPGA, SoC FPGA, CPLDASIC器件的詳細(xì)信息。請關(guān)注Altera官方微博,通過Altera中文論壇及時提出問題,分享信息,與眾多的Altera工程師在線交流。


ALTERA、ARRIA、CYCLONE、HARDCOPY、MAX、MEGACORE、NIOS、QUARTUS和STRATIX等字詞和標(biāo)識是Altera公司的商標(biāo),在美國專利和商標(biāo)事務(wù)所以及其他國家進(jìn)行了注冊。所有其他被認(rèn)定為商標(biāo)或者服務(wù)標(biāo)記的字詞和標(biāo)識的所有權(quán)屬于其各自持有人,www.altera.com/legal對此進(jìn)行了解釋。

網(wǎng)友評論:已有2條評論 點(diǎn)擊查看
登錄 (請登錄發(fā)言,并遵守相關(guān)規(guī)定)
如果您對新聞頻道有任何意見或建議,請到交流平臺反饋。【反饋意見】
關(guān)于我們 | 聯(lián)系我們 | 本站動態(tài) | 廣告服務(wù) | 歡迎投稿 | 友情鏈接 | 法律聲明
Copyright (c) 2008-2025 01ea.com.All rights reserved.
電子應(yīng)用網(wǎng) 京ICP備12009123號-2 京公網(wǎng)安備110105003345號