賽靈思 ISE 13.3 設計套件完全定制精度浮點支持、大幅提高 DSP 設計人員工作效率
System Generator for DSP現(xiàn)可提供全新的比特精度和周期精度的單、雙精度和完全定制精度浮點技術(shù)
全球可編程平臺領(lǐng)導廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )宣布推出具有全新功能的 ISE® 13.3 設計套件,可幫助 DSP 設計人員在面向無線、醫(yī)療、航空航天與軍用、高性能計算和視頻應用的設計中輕松實現(xiàn)具備比特精度的單精度、雙精度、完全定制精度浮點數(shù)學運算。該流程通過 System Generator for DSP 提供,并采用賽靈思 Floating-Point Operator IP LogiCORE™ 技術(shù)。單精度、雙精度和業(yè)界唯一完全定制精度浮點功能結(jié)合 System Generator for DSP的高生產(chǎn)率,可為 DSP 設計人員提供一個良好的環(huán)境,便于創(chuàng)建、仿真和實現(xiàn)浮點設計,同時還能根據(jù)系統(tǒng)需要,加強對芯片占用面積和功耗的控制。
賽靈思設計方法市場部高級市場總監(jiān) Tom Feist 指出:“相對于同類競爭解決方案而言,只有 System Generator for DSP 才能為開發(fā)人員提供一款比特精度的解決方案。這就是說,我們能確保仿真模型與硬件實現(xiàn)方案完全匹配。賽靈思 7 系列 28nm FPGA 之所以能在單個器件上實現(xiàn)高達 1.33 teraflops(萬億次浮點運算) 的單精度浮點性能,這就要求必須采用一種能夠?qū)崿F(xiàn)手動設計效果且易于使用的設計流程。”
賽靈思 Floating-Point Operator 內(nèi)核能夠支持多種可在 FPGA 上執(zhí)行的浮點算法運算。CORE Generator 工具和現(xiàn)在的 System Generator 生成內(nèi)核后,會明確有關(guān)運算,每個不同的運算都采用通用的 AXI-4 流媒體接口。此前,我們能用 CORE Generator 中的完全定制精度浮點 IP 核在賽靈思 FPGA 中實現(xiàn)浮點設計,但這種設計流程需要設計人員了解 VHDL 或 Verilog,而且仿真工作對 DSP 開發(fā)人員來說也是一種挑戰(zhàn)。現(xiàn)在有了 ISE 13.3 設計套件,設計人員能從更高的抽象層來實現(xiàn)系統(tǒng),并可利用 MathWorksSimulink® 工具的仿真功能來確保設計滿足高保真要求。
ISE 13.3 設計套件還新增了 Red Hat Enterprise Linux 6 版本,能幫助邏輯、嵌入式和系統(tǒng)版本用戶提升工作效率。所有版本均針對7 系列器件對即插即用 IP和器件支持進行了改進。嵌入式版本和系統(tǒng)版本顯著改進了 Platform Studio 的簡便易用性,包括采用全新的圖形設計視圖。邏輯版本改進了 PlanAhead™ 設計分析工具的使用效率,包括 HDL 文件的圖形化分級視圖。
客戶現(xiàn)在即可下載 ISE 13.3 設計套件立即啟動設計工作,也可下載賽靈思較新 System Generator 浮點支持白皮書(參閱《浮點 DSP 算法》),了解如何利用 IDS 13.3 提高工作效率,請登錄優(yōu)酷網(wǎng)觀看賽靈思關(guān)于浮點支持 較新視頻
http://v.youku.com/v_show/id_XMzE4NjI4MzQ4.html。
供貨情況
ISE 13 設計套件可立即面向所有 ISE 版本供貨,邏輯版本起始定價為 2,995 美元,現(xiàn)已支持 32 位和 64 位 Windows 7。客戶可從賽靈思網(wǎng)站下載 30 天全功能免費評估版。如需立即啟動 ISE 13設計套件軟件版本進行設計工作,或了解 ISE 13 設計套件的低功耗、低成本設計方法以及生產(chǎn)率創(chuàng)新方面的信息,敬請訪問:www.xilinx.com/cn/ISE。
關(guān)于賽靈思公司
賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))是全球可編程平臺領(lǐng)導廠商。了解更多賽靈思公司信息,請訪問公司中文網(wǎng)站 http://www.xilinx.com/cn。
相關(guān)閱讀:
- ...2018/07/20 15:44·AI芯片界創(chuàng)業(yè)公司深鑒科技被美國賽靈思收購
- ...2014/07/25 14:01·XMOS新增博世、華為和賽靈思三家戰(zhàn)略投資者并獲2600萬美元投資
- ...2013/09/25 16:52·Spansion 串行NOR和NAND閃存獲得賽靈思閃存設備認證
- ...2013/02/28 11:37·賽靈思針對回程應用推出完全自適應千兆位級點對點微波調(diào)制解調(diào)器IP
- ...2013/02/20 10:22·賽靈思針對大批量應用大幅提升設計生產(chǎn)力
- ...2013/01/31 16:13·賽靈思推出多項20nm第一繼續(xù)保持領(lǐng)先一代優(yōu)勢
- ...· “芯創(chuàng)杯”首屆高校未來汽車人機交互設計大賽報名正式啟動
- ...· 探秘第二屆衛(wèi)藍山鷹“創(chuàng)新·共享”試驗技術(shù)論壇!
- ...· “2018中國半導體生態(tài)鏈大會”在江蘇省盱眙舉行
- ...· 新主題新規(guī)劃,CITE 2019瞭望智慧未來
- ...· 從汽車到工廠,TI毫米波傳感器致力于創(chuàng)造更智能的世界
- ...· 意法半導體(ST)、Cinemo和Valens在CES 2018展上聯(lián)合演示汽車信息娛樂解決方案
- ...· 北京集成電路產(chǎn)業(yè)創(chuàng)新發(fā)展高峰論壇即將在京召開
- ...· 三菱電機強勢出擊PCIM亞洲2017展
- ...· GPGPU國產(chǎn)替代:中國芯片產(chǎn)業(yè)的空白地帶
- ...· 物聯(lián)網(wǎng)產(chǎn)品設計中Wi-Fi連接的四個關(guān)鍵因素
- ...· 第三屆中國MEMS智能傳感器產(chǎn)業(yè)發(fā)展大會即將于蚌埠拉開帷幕
- ...· IAIC專項賽演繹“中國芯“應用創(chuàng)新,信息安全高峰論壇亮劍海寧
- ...· 智能控制有源鉗位反激
- ...· 解讀5G毫米波OTA 測試技術(shù)
- ...· 多個市場高速增長推動Molex加強汽車領(lǐng)域的發(fā)展
- ...· 中國綠色制造聯(lián)盟成立大會召開在即 政產(chǎn)學研用共探綠色發(fā)展新模式
- ...· Efinix® 全力驅(qū)動AI邊緣計算,成功推出Trion™ T20 FPGA樣品, 同時將產(chǎn)品擴展到二十萬邏輯單元的T200 FPGA
- ...· 英飛凌亮相進博會,引領(lǐng)智慧新生活
- ...· 三電產(chǎn)品開發(fā)及測試研討會北汽新能源專場成功舉行
- ...· Manz亞智科技跨入半導體領(lǐng)域 為面板級扇出型封裝提供化學濕制程、涂布及激光應用等生產(chǎn)設備解決方案
- ...· 中電瑞華BITRODE動力電池測試系統(tǒng)順利交付北汽新能源
- ...· 中電瑞華FTF系列電池測試系統(tǒng)中標北京新能源汽車股份有限公司
- ...· 中電瑞華大功率高壓能源反饋式負載系統(tǒng)成功交付中電熊貓
- ...· 中電瑞華國際在電動汽車及關(guān)鍵部件測評研討會上演繹先進測評技術(shù)
- ...· 數(shù)據(jù)采集終端系統(tǒng)設備
- ...· 簡儀科技踏上新征程
- ...· 易靈思® 宣布 AEC-Q100 資質(zhì)認證和汽車系列產(chǎn)品計劃
- ...· 易靈思® 宣布擴充高性能 鈦金系列™ FPGA 產(chǎn)品 鈦金系列產(chǎn)品擴充至包含 1M 邏輯單元的 FPGA
- ...· 易靈思® 宣布Trion® Titanium 在臺積電 (TSMC) 16納米工藝節(jié)點流片
- ...· TI杯2019年全國大學生電子設計競賽頒獎典禮在京舉行
- ...· BlackBerry QNX虛擬機獲得全球首個汽車安全完整性等級(ASIL) ‘D’認證
- ...· 威馬汽車選擇BlackBerry助力下一代汽車